Arm與台積電共同發表 業界首款7奈米小晶 - 工程師
By Frederic
at 2019-09-26T21:52
at 2019-09-26T21:52
Table of Contents
http://www.ntdtv.com.tw/b5/20190926/video/254693.html
Arm與台積電共同發表 業界首款7奈米小晶片
https://i.imgur.com/nZKAITJ.jpg
雙小晶片之系統平面圖。(台積電提供)
【新唐人亞太台 2019 年 09 月 26 日訊】高效能運算領域的領導廠商Arm 與台積公司今
(26)日共同發表業界首款採用台積公司先進的CoWoS®封裝解決方案並獲得矽晶驗證的
7 奈米小晶片(Chiplet)系統,其中內建Arm®多核心處理器。此款概念性驗證的小晶片
系統成功地展現在7 奈米FinFET 製程及4GHz Arm 核心的支援下打造高效能運算的系統單
晶片(System-on-Chip, SoC)之關鍵技術。同時也向系統單晶片設計人員演示運作時脈
4GHz 的晶片內建雙向跨核心網狀互連功能,及在台積公司CoWoS 中介層上的小晶片透過
8Gb/s 速度相互連結的設計方法。
不同於整合系統的每一個元件放在單一裸晶上的傳統系統單晶片,將大尺寸的多核心設計
分散到較小的小晶片設計更能完善支持現今的高效能運算處理器。此高效的設計方式可讓
各項功能分散到以不同製程技術生產的個別微小裸晶,提供了靈活性、更好的良率、及節
省成本的優勢。
小晶片必須能夠透過密集、高速、高頻寬的連結來進行彼此溝通,才能確保最佳的效能水
準,為了克服這項挑戰,此小晶片系統採用台積公司所開發的
Low-voltage-INPackage-INterCONnect(LIPINCONTM)獨特技術,資料傳輸速率達
8Gb/s/pin,並且擁有優異的功耗效益。小晶片系統細節說明此款小晶片系統建置在
CoWoS 中介層上由雙個7 奈米生產的小晶片組成,每一小晶片包含四個Arm Cortex®-
A72 處理器及一個晶片內建跨核心網狀互連匯流排,小晶片內互連的功耗效益達
0.56pJ/bit、頻寬密度1.6Tb/s/mm2、0.3 伏LIPINCON 介面速度達8GT/s 且頻寬速率為
320GB/s。此小晶片系統於2018 年十二月完成產品設計定案,並已於2019 年四月成功生
產。
Arm 資深副總裁暨基礎設施事業部總經理 Drew Henry 表示:「這次與我們長期夥伴台積
電協作的最新概念性驗證成果,結合了台積電創新的先進封裝技術與Arm 架構卓越的靈活
性及擴充性,為將來生產就緒的基礎架構系統單晶片解決方案奠定了絕佳的基礎。」
台積公司技術發展副總經理侯永清博士表示:「此款展示晶片呈現出我們提供客戶系統整
合能力的絕佳表現,台積公司的CoWoS 先進封裝技術及LIPINCON 互連介面能協助客戶將
大尺寸的多核心設計分散到較小的小晶片組,以提供更優異的良率與經濟效益。Arm 與台
積公司的本次合作更進一步釋放客戶在雲端到邊緣運算的基礎架構應用上高效能系統單晶
片設計
的創新。」
--
Arm與台積電共同發表 業界首款7奈米小晶片
https://i.imgur.com/nZKAITJ.jpg
雙小晶片之系統平面圖。(台積電提供)
【新唐人亞太台 2019 年 09 月 26 日訊】高效能運算領域的領導廠商Arm 與台積公司今
(26)日共同發表業界首款採用台積公司先進的CoWoS®封裝解決方案並獲得矽晶驗證的
7 奈米小晶片(Chiplet)系統,其中內建Arm®多核心處理器。此款概念性驗證的小晶片
系統成功地展現在7 奈米FinFET 製程及4GHz Arm 核心的支援下打造高效能運算的系統單
晶片(System-on-Chip, SoC)之關鍵技術。同時也向系統單晶片設計人員演示運作時脈
4GHz 的晶片內建雙向跨核心網狀互連功能,及在台積公司CoWoS 中介層上的小晶片透過
8Gb/s 速度相互連結的設計方法。
不同於整合系統的每一個元件放在單一裸晶上的傳統系統單晶片,將大尺寸的多核心設計
分散到較小的小晶片設計更能完善支持現今的高效能運算處理器。此高效的設計方式可讓
各項功能分散到以不同製程技術生產的個別微小裸晶,提供了靈活性、更好的良率、及節
省成本的優勢。
小晶片必須能夠透過密集、高速、高頻寬的連結來進行彼此溝通,才能確保最佳的效能水
準,為了克服這項挑戰,此小晶片系統採用台積公司所開發的
Low-voltage-INPackage-INterCONnect(LIPINCONTM)獨特技術,資料傳輸速率達
8Gb/s/pin,並且擁有優異的功耗效益。小晶片系統細節說明此款小晶片系統建置在
CoWoS 中介層上由雙個7 奈米生產的小晶片組成,每一小晶片包含四個Arm Cortex®-
A72 處理器及一個晶片內建跨核心網狀互連匯流排,小晶片內互連的功耗效益達
0.56pJ/bit、頻寬密度1.6Tb/s/mm2、0.3 伏LIPINCON 介面速度達8GT/s 且頻寬速率為
320GB/s。此小晶片系統於2018 年十二月完成產品設計定案,並已於2019 年四月成功生
產。
Arm 資深副總裁暨基礎設施事業部總經理 Drew Henry 表示:「這次與我們長期夥伴台積
電協作的最新概念性驗證成果,結合了台積電創新的先進封裝技術與Arm 架構卓越的靈活
性及擴充性,為將來生產就緒的基礎架構系統單晶片解決方案奠定了絕佳的基礎。」
台積公司技術發展副總經理侯永清博士表示:「此款展示晶片呈現出我們提供客戶系統整
合能力的絕佳表現,台積公司的CoWoS 先進封裝技術及LIPINCON 互連介面能協助客戶將
大尺寸的多核心設計分散到較小的小晶片組,以提供更優異的良率與經濟效益。Arm 與台
積公司的本次合作更進一步釋放客戶在雲端到邊緣運算的基礎架構應用上高效能系統單晶
片設計
的創新。」
--
Tags:
工程師
All Comments
By Hedda
at 2019-09-27T02:03
at 2019-09-27T02:03
By Hedda
at 2019-09-27T16:57
at 2019-09-27T16:57
By John
at 2019-09-30T17:19
at 2019-09-30T17:19
By Joe
at 2019-10-05T00:37
at 2019-10-05T00:37
By Anonymous
at 2019-10-05T10:34
at 2019-10-05T10:34
By Cara
at 2019-10-09T05:32
at 2019-10-09T05:32
By Isla
at 2019-10-11T12:46
at 2019-10-11T12:46
By Frederic
at 2019-10-12T10:38
at 2019-10-12T10:38
By Annie
at 2019-10-16T13:39
at 2019-10-16T13:39
Related Posts
GG中科設備
By Bethany
at 2019-09-26T18:36
at 2019-09-26T18:36
Offer 請益 (美光/ASML)
By Gilbert
at 2019-09-26T18:17
at 2019-09-26T18:17
南韓媒體憂心三星將看不到台積電車尾燈
By Ivy
at 2019-09-26T18:04
at 2019-09-26T18:04
台積電下半年營收增32%,業界水準3倍
By Emily
at 2019-09-26T17:56
at 2019-09-26T17:56
2019新竹 X 梅竹黑客松企業賽前工作坊
By William
at 2019-09-26T17:50
at 2019-09-26T17:50