【美商授課】Xilinx-AI實作課程開始報名 - 工程師
By Harry
at 2021-05-25T20:24
at 2021-05-25T20:24
Table of Contents
※ [本文轉錄自 Engineer 看板 #1WhEfTYA ]
作者: vinonota (深藍色) 看板: Engineer
標題: [情報]【美商授課】Xilinx-AI實作課程開始報名
時間: Tue May 25 20:15:22 2021
☆財團法人資訊工業策進會與全球最大FPGA晶片商Xilinx(賽靈思)合作,共同推動人工智
慧(AI)人才培訓,邀請具Xilinx FPGA產品應用經驗講師進行講授
☆小班教學(每班限12位),本年度僅此一梯,提供您進入FPGA深度學習的最佳管道。
※招收對象:任職於智慧電子相關領域之企業在職人士為主。
(主辦單位保留資格審核權,報名後將由專人通知)
※上課地點:台北市信義路三段151號9樓(捷運大安站1號出口)
※場次說明
★★第一場-FPGA實作開發-6/18、6/25(12小時)
1.課程費用:自費5,000元/人【原價$10,000元/人;補助$5,000元/人】
(6/8前報名享早鳥優惠價$4,500元,特殊身份$3,000元)
2.課程內容
Day 1:建立FPGA基礎觀念與設計流程。以講解與實作並行方式,透過專案實作流
程,讓學員熟悉FPGA的設計開發步驟。
(1)FPGA晶片架構介紹
(2)Vivado設計軟體合成流程
(3)Vivado設計軟體實現靜態時序分析
實驗一:Vivado軟體設計流程
(4)Vivado設計軟體實現IP整合
(5)Vivado設計軟體設計條件約束
實驗二:IP整合設計
(6)Vivado設計軟體硬體調適(Debugging)
實驗三:硬體調適
Day 2:課程著重在嵌入式系統(SoC)設計的開發流程。除介紹SoC架構,實作部分
搭配FPGA的設計流程,使用網路的應用範例建置嵌入式系統設計的開發。
(1)介紹嵌入式系統設計
實驗一:硬體設計
(2)Zynq架構將嵌入式系統擴展到FPGA
實驗二:建置嵌入式系統擴展到FPGA
(3)嵌入式系統連結IP的配置
實驗三:建置嵌入式系統擴展到FPGA,增加自定義的IP
實驗四:嵌入式系統設計創建網路應用的開發設計流程
★★第二場-Xilinx Vitis實作開發 9/3、9/10(12小時)
1.課程費用:自費$7,000元/人【原價$12,000元/人;補助5,000元/人】
(6/8前報名享早鳥價$6,500元,特殊身份$3,600元)
2.課程內容
Day 1:課程講授Xilinx最新Vitis平台,介紹應用程式如何利用OpenCL做硬體平
行運算加速,改善軟體瓶頸限制,利用整合性平台Vitis做軟體上的開發
設計包含profiling、debug、design kernel達到硬體加速的目的。
(1)Vitis 軟體流程介紹
實驗一:Vitis軟體設計流程
(2)介紹硬體加速設計原理
實驗二:Vitis硬體加速實作
(3)最佳化設計流程
實驗三:最佳化設計實作
Day 2:課程主要介紹Xilinx AI的開發流程,如何使用Xilinx Vitis Unified
Software platform及AI library,開發AI 相關應用程式,同時介紹如何
利用Deep Learning Processing Unit(DPU)應用在Xilinx Zynq系列產品。
(1)Vitis AI 開發工具及流程介紹
(2)AI軟體工具模型
實驗一:Vitis AI設計流程實作
(3)AI library, APIs介紹
實驗二:AI實作流程
(4)客製化IP與系統化設計流程
實驗三 : 客製化IP與系統實作
§詳細資訊與簡章請參考
https://www.iei.org.tw/new/news.php?id=96
--
作者: vinonota (深藍色) 看板: Engineer
標題: [情報]【美商授課】Xilinx-AI實作課程開始報名
時間: Tue May 25 20:15:22 2021
☆財團法人資訊工業策進會與全球最大FPGA晶片商Xilinx(賽靈思)合作,共同推動人工智
慧(AI)人才培訓,邀請具Xilinx FPGA產品應用經驗講師進行講授
☆小班教學(每班限12位),本年度僅此一梯,提供您進入FPGA深度學習的最佳管道。
※招收對象:任職於智慧電子相關領域之企業在職人士為主。
(主辦單位保留資格審核權,報名後將由專人通知)
※上課地點:台北市信義路三段151號9樓(捷運大安站1號出口)
※場次說明
★★第一場-FPGA實作開發-6/18、6/25(12小時)
1.課程費用:自費5,000元/人【原價$10,000元/人;補助$5,000元/人】
(6/8前報名享早鳥優惠價$4,500元,特殊身份$3,000元)
2.課程內容
Day 1:建立FPGA基礎觀念與設計流程。以講解與實作並行方式,透過專案實作流
程,讓學員熟悉FPGA的設計開發步驟。
(1)FPGA晶片架構介紹
(2)Vivado設計軟體合成流程
(3)Vivado設計軟體實現靜態時序分析
實驗一:Vivado軟體設計流程
(4)Vivado設計軟體實現IP整合
(5)Vivado設計軟體設計條件約束
實驗二:IP整合設計
(6)Vivado設計軟體硬體調適(Debugging)
實驗三:硬體調適
Day 2:課程著重在嵌入式系統(SoC)設計的開發流程。除介紹SoC架構,實作部分
搭配FPGA的設計流程,使用網路的應用範例建置嵌入式系統設計的開發。
(1)介紹嵌入式系統設計
實驗一:硬體設計
(2)Zynq架構將嵌入式系統擴展到FPGA
實驗二:建置嵌入式系統擴展到FPGA
(3)嵌入式系統連結IP的配置
實驗三:建置嵌入式系統擴展到FPGA,增加自定義的IP
實驗四:嵌入式系統設計創建網路應用的開發設計流程
★★第二場-Xilinx Vitis實作開發 9/3、9/10(12小時)
1.課程費用:自費$7,000元/人【原價$12,000元/人;補助5,000元/人】
(6/8前報名享早鳥價$6,500元,特殊身份$3,600元)
2.課程內容
Day 1:課程講授Xilinx最新Vitis平台,介紹應用程式如何利用OpenCL做硬體平
行運算加速,改善軟體瓶頸限制,利用整合性平台Vitis做軟體上的開發
設計包含profiling、debug、design kernel達到硬體加速的目的。
(1)Vitis 軟體流程介紹
實驗一:Vitis軟體設計流程
(2)介紹硬體加速設計原理
實驗二:Vitis硬體加速實作
(3)最佳化設計流程
實驗三:最佳化設計實作
Day 2:課程主要介紹Xilinx AI的開發流程,如何使用Xilinx Vitis Unified
Software platform及AI library,開發AI 相關應用程式,同時介紹如何
利用Deep Learning Processing Unit(DPU)應用在Xilinx Zynq系列產品。
(1)Vitis AI 開發工具及流程介紹
(2)AI軟體工具模型
實驗一:Vitis AI設計流程實作
(3)AI library, APIs介紹
實驗二:AI實作流程
(4)客製化IP與系統化設計流程
實驗三 : 客製化IP與系統實作
§詳細資訊與簡章請參考
https://www.iei.org.tw/new/news.php?id=96
--
Tags:
工程師
All Comments
Related Posts
石墨烯結合CMOS對自動駕駛車感測器帶來革
By Zenobia
at 2021-05-25T17:09
at 2021-05-25T17:09
科技業中哪個行業會讓自己最宅?
By Quintina
at 2021-05-25T17:01
at 2021-05-25T17:01
耕興測試工程師-林口廠
By Catherine
at 2021-05-25T16:55
at 2021-05-25T16:55
疫情延後報到的補償
By Suhail Hany
at 2021-05-25T15:23
at 2021-05-25T15:23
RF WFH能幹嘛?
By Susan
at 2021-05-25T14:19
at 2021-05-25T14:19