Dram跟logical ICs差別在哪? - 工程師
By Queena
at 2019-01-07T00:48
at 2019-01-07T00:48
Table of Contents
※ 引述《MSE2005 (混吃等老死)》之銘言:
: 今天跟友人聊到這話題, 突然有點腦袋當機的fu,
: 講到Dram, logic IC, 大家都可以馬上反應出是哪些公司在做,
: 哪些是該領域技術領先者,
: 但是仔細想想, 對工程師而言, 不管你是在TSMC或是在美光,
: 一樣式做黃光, 蝕刻, 電鍍.....
: 那兩者差別在哪?
: 我可以這樣說嗎?
: 同樣是木工跟水電, 上面設計師不一樣(dram, logic),
: 所以有些去蓋巨蛋, 有些去蓋高鐵, 有些去蓋豪宅,
: 雖然都是水電木工, 但是後來分化的強項就不一樣
: 還是說, dram比較像是專門生產系統櫃的公司,
: 然後logic比較像是統包監工(室內設計師)要把不同的家具系統櫃最美化
: dram一樣有線寬競爭 (雖然該線寬的定義跟logic不同)
: TSMC一樣有接dram的單....所以表示TSMC要發展dram也不是不可能,
: 那麼, 台灣會輸掉dram的原因是什麼?
其實,如果你有看過ASIC 的Datasheet,通常可以看出差異
一般來說我們把ASIC分成兩類,Analog or Digital
然後再從 Digital 裡面分成 Logic , Memory
這裡就會知道在常見的Function Block 內,控制訊號是由Logic Units負責
要丟入或預存的資料放在Memory Block 內
接下來把 Memory 拆成 斷電後可保存的 ROM 及不能保存的RAM
DRAM其實只是一堆Memory內的分支
在差異上,根據不同分支,可以儲存1bit資料的bitcell要花費的面積不同
所以會出現往上堆疊或往下挖隔離溝讓pitch降低的設計,目的是在同面積的設計下
能塞的bit量越多,並且速度要能保持在應用的規範內
從測試的PAT內就可以知道,MEMORY 最常用 Checkboard Pat,其值不是0就是1
不是充電就是放電
但是Logic Gate 是用CMOS控制訊號的,基本會有三態 0/1/Z,電路架構上完全不同
DRAM的功能只有儲存資料,你也不能在DRAM內塞一個DSP或是Filter
再者DRAM技術與材料皆成熟,專利也被掌握得差不多了
剩下製程穩定度/bonding方式這種花錢的東西可以弄
ASIC還是有考驗著Designer的技術及功力(功能功耗面積),甚至單賣IP也能夠賺錢
當然也有兜別人IP弄出來結果搞了一團亂的狀況,付完IP後算一下毛利根本沒賺
回到主題
現在主流的1T1C的DRAM,t要進去最好的狀況就是不賠錢,搞不好Flash技術進步
DRAM就要直接吃土了,而且還有南亞科+華邦+美光頂著,專利可能還沒別人多
這個世代早就要往RRAM / PRAM / MRAM 這三個方向走了,誰還要去搞成熟製程
這個產業就是風水輪流轉,也許再下一個世代,台灣也能佔到上風也不一定
--
: 今天跟友人聊到這話題, 突然有點腦袋當機的fu,
: 講到Dram, logic IC, 大家都可以馬上反應出是哪些公司在做,
: 哪些是該領域技術領先者,
: 但是仔細想想, 對工程師而言, 不管你是在TSMC或是在美光,
: 一樣式做黃光, 蝕刻, 電鍍.....
: 那兩者差別在哪?
: 我可以這樣說嗎?
: 同樣是木工跟水電, 上面設計師不一樣(dram, logic),
: 所以有些去蓋巨蛋, 有些去蓋高鐵, 有些去蓋豪宅,
: 雖然都是水電木工, 但是後來分化的強項就不一樣
: 還是說, dram比較像是專門生產系統櫃的公司,
: 然後logic比較像是統包監工(室內設計師)要把不同的家具系統櫃最美化
: dram一樣有線寬競爭 (雖然該線寬的定義跟logic不同)
: TSMC一樣有接dram的單....所以表示TSMC要發展dram也不是不可能,
: 那麼, 台灣會輸掉dram的原因是什麼?
其實,如果你有看過ASIC 的Datasheet,通常可以看出差異
一般來說我們把ASIC分成兩類,Analog or Digital
然後再從 Digital 裡面分成 Logic , Memory
這裡就會知道在常見的Function Block 內,控制訊號是由Logic Units負責
要丟入或預存的資料放在Memory Block 內
接下來把 Memory 拆成 斷電後可保存的 ROM 及不能保存的RAM
DRAM其實只是一堆Memory內的分支
在差異上,根據不同分支,可以儲存1bit資料的bitcell要花費的面積不同
所以會出現往上堆疊或往下挖隔離溝讓pitch降低的設計,目的是在同面積的設計下
能塞的bit量越多,並且速度要能保持在應用的規範內
從測試的PAT內就可以知道,MEMORY 最常用 Checkboard Pat,其值不是0就是1
不是充電就是放電
但是Logic Gate 是用CMOS控制訊號的,基本會有三態 0/1/Z,電路架構上完全不同
DRAM的功能只有儲存資料,你也不能在DRAM內塞一個DSP或是Filter
再者DRAM技術與材料皆成熟,專利也被掌握得差不多了
剩下製程穩定度/bonding方式這種花錢的東西可以弄
ASIC還是有考驗著Designer的技術及功力(功能功耗面積),甚至單賣IP也能夠賺錢
當然也有兜別人IP弄出來結果搞了一團亂的狀況,付完IP後算一下毛利根本沒賺
回到主題
現在主流的1T1C的DRAM,t要進去最好的狀況就是不賠錢,搞不好Flash技術進步
DRAM就要直接吃土了,而且還有南亞科+華邦+美光頂著,專利可能還沒別人多
這個世代早就要往RRAM / PRAM / MRAM 這三個方向走了,誰還要去搞成熟製程
這個產業就是風水輪流轉,也許再下一個世代,台灣也能佔到上風也不一定
--
Tags:
工程師
All Comments
By Isla
at 2019-01-07T08:45
at 2019-01-07T08:45
By Puput
at 2019-01-09T03:22
at 2019-01-09T03:22
By Yuri
at 2019-01-12T05:16
at 2019-01-12T05:16
By Zora
at 2019-01-13T09:03
at 2019-01-13T09:03
By Erin
at 2019-01-14T22:21
at 2019-01-14T22:21
By Dora
at 2019-01-15T08:33
at 2019-01-15T08:33
By Eartha
at 2019-01-19T17:39
at 2019-01-19T17:39
By Carolina Franco
at 2019-01-23T18:16
at 2019-01-23T18:16
By Donna
at 2019-01-27T02:18
at 2019-01-27T02:18
By Lydia
at 2019-01-28T03:38
at 2019-01-28T03:38
By Quintina
at 2019-01-31T20:21
at 2019-01-31T20:21
Related Posts
NVIDIA 7 奈米 GPU 恐轉向三星生產
By Heather
at 2019-01-07T00:22
at 2019-01-07T00:22
鴻海集團衝刺雲服務 北美擬接軌亞馬遜
By Jessica
at 2019-01-06T23:25
at 2019-01-06T23:25
Dram跟logical ICs差別在哪?
By Liam
at 2019-01-06T23:18
at 2019-01-06T23:18
大家平常上班日的作息如何?
By Hedy
at 2019-01-06T22:04
at 2019-01-06T22:04
在科技業工作的各位是怎麼結婚的?
By Doris
at 2019-01-06T19:37
at 2019-01-06T19:37