目前design house純手動佈局的公司多嗎? - 工程師

Table of Contents


本人先簡單簡介一下

在竹北的design house 工作

公司是做led驅動ic為主

因為製程說真的都蠻接近學生時代接觸的

但感覺到1p4m以上 數位的layout 真的好複雜許多

甚至覺得apr搞定應該比較快

但公司的layout 人數真的不多 可能有特殊考量吧

不過目前layout 到有點職業倦怠

我的問題其實就是如標題

我自己覺得應該很少純人工layout 的公司吧

畢竟時間上真的差異很大

想問問各位的看法

另外想知道的是所有的數位電路都能夠用apr來實作嗎?

因為目前碰到shift register 這個系統 感覺apr無法

因為會有racing 的問題



--

All Comments

Hedwig avatarHedwig2022-03-02
有人能看懂你在講什也很猛
Mia avatarMia2022-03-04
我應該講的還算明白吧 怎麼了?
Thomas avatarThomas2022-03-02
類比為主的混訊電路當然是用手畫啊
Selena avatarSelena2022-03-04
好像也是 但應該有混訊的數位非常複雜的產品吧 因
為是我第一份工作 可能見識不廣
Emily avatarEmily2022-03-02
我的意思是包在類比內的邏輯電路用手畫
Caroline avatarCaroline2022-03-04
純digital function block 就用apr
Callum avatarCallum2022-03-02
不是你複雜還是可以把電路分類一下啊
Franklin avatarFranklin2022-03-04
重要的類比電路就是只能靠人工
Jessica avatarJessica2022-03-02
回6樓 我是連數位function 的block都是用手動
Valerie avatarValerie2022-03-04
成本問題吧,tool跟會apr的人都比較貴
Agatha avatarAgatha2022-03-02
一點點數位就手畫算了
Mary avatarMary2022-03-04
然後混訊 是有類比啦 但可能是面積要求 變成人工
因為那個數位真的也不小 當然跟市面上比算小的
Olive avatarOlive2022-03-02
算gate count啊,pm 會取捨吧...
Andy avatarAndy2022-03-04
高速電路的數位都純手畫
Agnes avatarAgnes2022-03-02
哈 可能還沒遇過gate count太多的問題
Agatha avatarAgatha2022-03-04
ALU等 最內部的單元會
Zanna avatarZanna2022-03-02
數位都APR,其他手刻
Wallis avatarWallis2022-03-04
小塊邏輯或高速會手刻,多使用STD cell囉
Ophelia avatarOphelia2022-03-02
APR可以寫程式,你要的東西只是小蛋糕
Adele avatarAdele2022-03-04
身為慘線仔聽不懂
Mary avatarMary2022-03-02
tool 設定好都可以進apr 做啊
Catherine avatarCatherine2022-03-04
碩班經驗是不重要的數位控制電路可以APR 只要跟類比
的人討論pin怎麼出就好 省事
Edith avatarEdith2022-03-02
不多吧 看你製程不是最先進的 應該不是PPA考量才使
用手工,那應該是成本考量,你們公司是不是沒有花
錢買EDA TOOL,不然數位應該都能靠APR做出來,PPA
好壞的問題而已。
Wallis avatarWallis2022-03-04
某幾塊IP 速度必須操很快才用手畫
Tom avatarTom2022-03-02
沒timing issue的話,用手畫確實最省面積
Caitlin avatarCaitlin2022-03-04
shift reg為什麼不能apr
Zenobia avatarZenobia2022-03-02
STA能描述的就用APR
Eden avatarEden2022-03-04
回Max大 他有辦法確認不會產生racing 現象應該就可
以apr
Megan avatarMegan2022-03-02
沒買eda tool,包給design service阿,這麼小的區塊
不會很貴
Jacky avatarJacky2022-03-04
能用APR的不會叫你畫啦 你只是畫其中的小螺絲
Agnes avatarAgnes2022-03-02
而且shift reg有什麼racing@@ 沒聽過
Hardy avatarHardy2022-03-04
這一般都是做mixed-signal 公司想省錢才搞出來的XD
Elizabeth avatarElizabeth2022-03-02
shift regiester 這種東西你做習慣了 寫script都可
Suhail Hany avatarSuhail Hany2022-03-04
概念就跟做memory compiler 一樣
Zenobia avatarZenobia2022-03-02
什麼是1p4m
Madame avatarMadame2022-03-04
回樓上 p=poly m=metal
Hazel avatarHazel2022-03-02
就cost down,不然走apr再harden,卡timing嚴謹多了
Donna avatarDonna2022-03-04
std. cell lib搭配physical lib 就可以分析timing
Una avatarUna2022-03-02
因為怠勤而有這想法很妙,都給apr做,你不就失業了
?現在layout外包的很多喔,不想做容易被取代
Bethany avatarBethany2022-03-04
physical lib都rd估的,很多根本亂抓
Edwina avatarEdwina2022-03-02
Digital可以用STA分析 mix sinal也可以轉spice分析
Isabella avatarIsabella2022-03-04
只是STA需要有clock才好描述sdc, 要針對問題分析
Isla avatarIsla2022-03-02
STA 的physical lib是APR做完去抽的model,成熟製程
Yuri avatarYuri2022-02-27
都很準了啦~
Mia avatarMia2022-03-01
偷偷說 蠻多外包給人做了
Hedy avatarHedy2022-03-04
你所謂的racing應該是hold time,數位分析很簡單
Faithe avatarFaithe2022-03-02
手動很常見啊,以前同事把hdl當c寫得很開心,改線
Agnes avatarAgnes2022-03-04
改了很久,因為當初寫的升遷當大主管了
Kama avatarKama2022-03-02
shift reg數位的東西才該用apr不是嗎?timing那些
的有apr tool幫你handle啊,從RTL合成一路下去都不
會有你說的問題
Isla avatarIsla2022-03-04
見識太少XD
Bethany avatarBethany2022-03-02
我還在弄layout 啦 只是想問業界普遍的狀況
Edwina avatarEdwina2022-03-04
其實就算大量APR讓手畫的需求變很少,公司只會減少l
ayout人力讓loading差不多。
Kelly avatarKelly2022-03-02
大學作業apr出來一堆密密麻麻的線
就覺得這東西真的能手畫嗎
Aaliyah avatarAaliyah2022-03-04
有full custom 1p10幾m的
Una avatarUna2022-03-02
問一下各位大大,poly是指gate還是指多晶矽啊
Elma avatarElma2022-03-04
回樓上 poly是多晶矽 早期gate的主要材料 但先進製
程基本上都演進為metal gate
Kelly avatarKelly2022-03-02
shift register為啥無法用apr tool,阿不就一排regis
ter
Liam avatarLiam2022-03-04
racing是指setup time hold time racing?
如果是的話 不就店buffer就好
Suhail Hany avatarSuhail Hany2022-03-02
我好像沒聽過數位系統不能用apr 實作的情況
Harry avatarHarry2022-03-04
*數位電路
Bennie avatarBennie2022-03-02
我內文沒說清楚 是指data和reset同走線方向時 會產
生競賽的現象
Gary avatarGary2022-03-04
請問layout racing問題是怎樣的問題啊
Elizabeth avatarElizabeth2022-03-02
資料會讀錯
Frederica avatarFrederica2022-03-04
但我覺得這麼規律的layout apr tool應該是可以設定
出pin位置解決這個問題
Liam avatarLiam2022-03-02
現在某些類比都可以APR了 這公司是在用10年前的技
術嗎?
Hedy avatarHedy2022-03-04
你要說的是data和clk同方向? 跨partition的bridge
兩邊又要sync時就會遇到 M已經用幾年了 sdc還是自
動生成的
Ursula avatarUrsula2022-03-02
這東西第一個做的是高通 短距離的類型則是30年前貝
爾實驗室的產物
Yuri avatarYuri2022-03-04
手動柯數位電路,好奇timing跟IR怎麼分析
Elma avatarElma2022-03-02
*手動刻
Hardy avatarHardy2022-03-04
你指的競賽現象應該滿基本款吧 ,線走一起,rest的
cell vt net用好一點粗一點就好了
Bethany avatarBethany2022-03-02
本來就不應該reset放掉就馬上讓讓資料奔跑起來
Andy avatarAndy2022-03-04
每個同步點reset都要多敲兩梯,資料當梯就動是找死
Megan avatarMegan2022-03-02
單純只是不想花錢買EDA tool吧
Agnes avatarAgnes2022-03-04
有些介面真的需要reset放掉馬上敲,要特殊處理。
Eden avatarEden2022-03-02
小公司有些覺得tool太貴 單純這樣而已
Liam avatarLiam2022-03-04
有類比就要人工吧 不是只有數位可以用apr?